En este momento estás viendo 
<span class="bsf-rt-reading-time"><span class="bsf-rt-display-label" prefix="Tiempo de lectura"></span> <span class="bsf-rt-display-time" reading_time="1"></span> <span class="bsf-rt-display-postfix" postfix="mins"></span></span><!-- .bsf-rt-reading-time -->Del cuello de botella al avance: la IA en la verificación de chips

Del cuello de botella al avance: la IA en la verificación de chips

  • Autor de la entrada:
  • Categoría de la entrada:Noticias externas

8 minutos de lectura

Este es un artículo patrocinado presentado por SiemensA medida que los chips se vuelven más complejos, la parte del diseño llamada verificación física se convierte en un cuello de botella crítico. La verificación física comprueba si el diseño de un chip cumple con las estrictas reglas del fabricante y coincide fielmente con el esquema funcional original. Su objetivo principal es garantizar que el diseño pueda fabricarse de manera confiable en un chip que funcione, libre de defectos físicos que puedan causar fallas en el futuro. Los chips de hoy exigen más que mejoras incrementales en el software EDA. A medida que la necesidad de velocidad, calidad y colaboración siga creciendo, la historia de la verificación física estará moldeada por tecnologías más inteligentes y adaptables. Con el análisis DRC impulsado por IA, vemos un camino claro: una forma más rápida y productiva de encontrar problemas sistemáticos, depuración inteligente, colaboración más sólida y la oportunidad para que cada diseñador genere un impacto experto.

Publicado originalmente en espectro.ieee.org el 30 de octubre de 2025.
Ver fuente original

admin

Usuario de administración del sitio web